½Ç¹«¿Í ¿¹Á¦¸¦ Áß½ÉÀ¸·Î ÇÑ Allegro OrCAD 16.6 (3ÆÇ)
¿À´Ã³¯ Á¤º¸È »çȸÀÇ ±¸Çö¿¡ ¸ÂÃß¾î Àü±â ¹× ÀüÀÚ »ê¾÷Àº ºü¸¥ ¼Óµµ·Î º¯ÈÇÏ°í ÀÖ´Ù. º¯È¿¡ µû¸¥ ´Ù¾çÇÑ ¿ä±¸·Î ÀÎÇØ È¸·ÎÀÇ º¹À⼺ Áõ°¡, µ¿ÀÛ ¼Óµµ¿Í ÁýÀûµµÀÇ Áõ°¡, Á¦Ç°ÀÇ ´Ù¾çÈ ¹× ¶óÀÌÇÁ »çÀÌŬ °¨¼Ò µî °³¹ßÀÚ¿¡°Ô ½Å¼ÓÇÑ ´ëÀÀÀÇ Çʿ伺ÀÌ Ä¿Áö°í ÀÖ´Ù. ÀÌ·¯ÇÑ È¯°æ º¯È¿¡ ½±°Ô ÀûÀÀÇÒ ¼ö ÀÖ´Â, º¸´Ù ³ªÀº °³¹ßÅøµéÀÌ ÇÊ¿äÇÏ°Ô µÇ¾ú´Ù.
Cadence»çÀÇ OrCAD Capture´Â ¿À´Ã³¯ ÀüÀÚ È¸·Î ¼³°èºÐ¾ß¿¡¼ °¡Àå º¸ÆíÀûÀ¸·Î »ç¿ëµÇ´Â ºü¸£°í °·ÂÇÑ ¾÷°è Ç¥ÁØÀÇ ¹ü¿ë ȸ·Î¼³°Ô ÆíÁý µµ±¸·Î¼ ÀÚ¸®¸¦ Àâ°í ÀÖ´Ù. º¹ÀâÇÑ PCB, FPGA, CPLDµîÀÇ ¼³°Ô ´ë»ó¿¡ °ü°Ô¾øÀÌ ÀÔ·ÂÅø·Î »ç¿ëÇÒ ¼ö ÀÖÀ¸¸ç, ºü¸£°í Æí¸®ÇÑ »ç¿ëÀÚ ÀÎÅÍÆäÀ̽º¸¦ Á¦°øÇÏ°í ÀÖ´Ù. ¶ÇÇÑ, ±âÁ¸ÀÇ PCBÀÇ È¸·Îµµ¸éÀ» À籸¼º ¶Ç´Â, HDL ¸ðµâ·Î µðÁöÅРȸ·Î¸¦ ±¸¼ºÇÏ°íÀÚ ÇÒ ¶§, OrCAD Capture´Â ÀÌ·¯ÇÑ ¼öÁ¤, °ËÁõ ÀÛ¾÷À» À§ÇÑ ¿Ïº®ÇÑ ÀÛ¾÷ȯ°æÀ» Á¦°øÇϱ⵵ ÇÑ´Ù.